aktualności

TSMC zakończyło prace nad narzędziami do produkcji chipów w technologii 5 nm

33 5 kwietnia 2019, 23:20 Adrian Kotowski

Pierwsze układy już powstają. TSMC poinformowało o finalizacji prac dotyczących opracowania narzędzi, wymaganych do projektowania SoC tworzonych w procesie 5 nm. Przedsiębiorstwo jest na dobrej drodze, by zgodnie z wcześniejszymi założeniami rozpocząć w 2020 roku masową produkcję chipów z wykorzystaniem tej technologii produkcyjnej. W ten sposób Tajwańczycy uzyskają zauważalną przewagę nad konkurencją, co z perspektywy możliwości współpracy z innymi podmiotami jest dla firmy niezwykle ważne.

Należy zaznaczyć, że prace nad technologią 5 nm zakończyły się już jakiś czas temu, a najnowsze ogłoszenie dotyczy samych narzędzi, które w ogóle pozwalają skorzystać z tej litografii. TSMC sfinalizowało podręcznik projektowania (DRM), przygotowało zestawy do modelowania procesów i udostępniło model SPICE. Poza tym klienci mają również dostęp do kompleksowego zestawu narzędzi EDA, dostarczonego przez firmy Ansys, Cadence, Mentor Graphics i Synopsys. Wszystkie te rozwiązania są w pełni zgodne z DRM opracowanym przez Tajwańczyków, co potwierdzają przyznane im certyfikaty.

Dzięki dostępności narzędzi, pierwsi producenci chipów mają już możliwość rozpoczęcia wstępnej, testowej produkcji w nowym procesie. Według TSMC opracowywane jest szerokie portfolio układów, w których początkowo przeważać będą jednostki dla rynku HPC oraz mobilne SoC. Dla tych ostatnich podmiot opracował też rdzenie bazowe dla kilku różnych elementów, w tym pamięci DDR, LPDDR, interfejsu PCIe, czy MIPI. Patrząc na specyfikację technologii 5 nm, możemy spodziewać się, że zainteresowanie jej użyciem będzie całkiem duże.

Litografia ta korzysta zarówno z EUV (extreme ultraviolet lithography) jak i DUV (deep ultraviolet lithography) i robi to bardziej efektywnie niż N7+ (7 nm). Dla przykładu, producent może zastosować technikę EUV nawet dla 14 warstw, podczas gdy w procesie 7 nm FinFET+ limitem były cztery warstwy, które dodatkowo nie mogły być warstwami kluczowymi. W porównaniu do technologii 7 nm pierwszej generacji, proces 5 nm pozwala zmniejszyć wielkość chipu o 45 procent, zwiększając upakowanie tranzystorów 1,8 razy. Do tego umożliwia zwiększenie zegara o 15 procent (przy tym samym poborze energii) lub zmniejszenie poboru prądu o 20 procent (przy identycznym zegarze).

Sprawdź ranking najpopularniejszych procesorów dostępnych w polskich sklepach

Źródło: Anandtech
Stefan999Zobacz profil
Poziom ostrzeżenia: 0%
Stefan9992019.04.05, 23:31
-3#1
7nm zostanie z nami na długo.
WibowitZobacz profil
Poziom ostrzeżenia: 0%
Wibowit2019.04.05, 23:31
W rzeczywistości niektórzy klienci tworzyli czipy w 5nm przed sfinalizowaniem prac nad narzędziami do projektowania w 5nm. Używali wersji niestabilnych (cokolwiek by przez to rozumieć). Za Anandtech:
TSMC finished development of N5 some time ago and its alpha customers with access to pre-production tools are already risk producing chips using the technology. Meanwhile, TSMC has finalized its 5 nm design rule manual (DRM), process design kits (PDKs), and SPICE (simulation program with integrated circuit emphasis) model for those clients who prefer to work with a stable version of design infrastructure.
AraelZobacz profil
Poziom ostrzeżenia: 0%
Arael2019.04.06, 00:10
-8#3
Szansa na 5nm Apple A13 w tym roku zamiast jak spodziewano się pół roku temu A14 w 2020, najs.
Edytowane przez autora (2019.04.06, 00:10)
bi3dron4Zobacz profil
Poziom ostrzeżenia: 0%
bi3dron42019.04.06, 01:14
-1#4
Arael @ 2019.04.06 00:10  Post: 1197491
Szansa na 5nm Apple A13 w tym roku zamiast jak spodziewano się pół roku temu A14 w 2020, najs.

Z 5G od Intela - rzeczywiście najs..
h63619Zobacz profil
Poziom ostrzeżenia: 0%
h636192019.04.06, 01:23
36#5
A tym czasem u Intela ciężko pracują nad kolejnym plusem do 14nm.
adulZobacz profil
Poziom ostrzeżenia: 0%
adul2019.04.06, 06:02
5nm i dalej nie będą dla wszystkich - całkowity koszt projektowania chipu rośnie lawinowo.

Widzę w tym potencjalny problem dalszej monopolizacji rynku wysokowydajnych układów scalonych - małe firmy nie będą miały szans startować w takich technologiach, a nawet AMD, jeśli nie zacznie zarabiać odpowiednio, może mieć problem (koszt projektu takich x86 czy GPU może być jeszcze wyższy). Oczywiście firmy, które już pływają w gotówce (monopoliści) nie doświadczą tu trudności.
Markiz88Zobacz profil
Poziom ostrzeżenia: 0%
Markiz882019.04.06, 11:29
14#7
@adul
koszty kosztami, tylko że ta tabelka najprawdopodobniej pokazuje koszta początkowe które z czasem sukcesywnie spadają. Ponadto z wielkimi graczami są podpisane umowy i oni też mają inne stawki.
gregorioZobacz profil
Poziom ostrzeżenia: 0%
gregorio2019.04.06, 11:50
adul @ 2019.04.06 06:02  Post: 1197501
5nm i dalej nie będą dla wszystkich - całkowity koszt projektowania chipu rośnie lawinowo.

Widzę w tym potencjalny problem dalszej monopolizacji rynku wysokowydajnych układów scalonych - małe firmy nie będą miały szans startować w takich technologiach, a nawet AMD, jeśli nie zacznie zarabiać odpowiednio, może mieć problem (koszt projektu takich x86 czy GPU może być jeszcze wyższy). Oczywiście firmy, które już pływają w gotówce (monopoliści) nie doświadczą tu trudności.

Z tego nijak nie wynika, ze jedynie nizszy proces jest odpowiedzialny za wzrost kosztow. Po prostu uklady sa coraz bardziej rozbudowane, wiec i koszt opracowania wzrasta.
darkonzaZobacz profil
Poziom ostrzeżenia: 0%
darkonza2019.04.06, 13:25
To że koszty opracowania rosną dwukrotnie przy dwukrotnym prawie zmniejszeniu sie powierzchni układu oznacza ze tak naprawdę stoją w miejscu.
Jeśli z wafla wychodzi dwa razy więcej procków to koszty opracowania w przeliczeniu na każdy z nich okazują sie takie same
SupermanZobacz profil
Poziom ostrzeżenia: 0%
Superman2019.04.06, 13:47
-4#10
Stefan999 @ 2019.04.05 23:31  Post: 1197487
7nm zostanie z nami na długo.


tak samo mówili o 14 / 16 nm, zwłaszcza AMD
Zaloguj się, by móc komentować
1